-
解析DDR設計中容性負載補償的作用
關于容性負載的介紹,高速先生之前有寫過一遍文章《DDR3系列之容性負載補償,你聽都沒聽過?》,今天我們進一步研究一下。先來了解一下容性負載和感性負載對鏈路阻抗的影響。仿真鏈路模型如下圖所示。鏈路中有三段50Ω的理想傳輸線,第一段和第二段之間增加一個電容模擬容性負載,第二段和第三段之間增加一個電感模擬感性負載,鏈路末端是一個1KΩ的電阻相當于開路。利用TDR仿真工具看整個鏈路的阻抗情況。
2023-05-19
-
Xilinx FPGA DDR3設計(一)DDR3基礎掃盲
DDR3 SDRAM 全稱double-data-rate 3 synchronous dynamic RAM,即第三代雙倍速率同步動態(tài)隨機存儲器。雙倍速率(double-data-rate),是指時鐘的上升沿和下降沿都發(fā)生數據傳輸;同步,是指DDR3數據的讀取寫入是按時鐘同步的;動態(tài),是指DDR3中的數據掉電無法保存,且需要周期性的刷新,才能保持數據;隨機,是指可以隨機操作任一地址的數據。
2022-05-12
-
【示波器旅行指南 | 工程師如何開啟一場說走就走的旅行?】之二:愜意“乘機”不動怒
以太網的智能識別身份信息,快速通過安檢;借助USB2.0快速通道及時到達候機口,買杯咖啡,剛好等登機;DDR3航班能夠將路程時間縮短三分之一,更快到達目的地;航行中實時探測到微小氣流顛簸,借助電子設備及時調整飛行姿勢,小泰完全不受影響;帶上新買的降噪耳機欣賞音樂,享受安全舒適的旅行...
2021-04-21
-
方案分享:如何解決汽車虛擬儀表盤設計
本虛擬儀表方案采用高性能的i.MX6DL(Cortex-A9) 雙核CPU,搭配汽車級DDR3內存及eMMC存儲器,支持嵌入式Linux操作系統(tǒng),支持2D、3D硬件圖形加速引擎,支持上電快速啟動,是液晶化儀表板的汽車級解決方案。
2016-12-26
-
DDR1、DDR2、DDR3、DDR4、SDAM內存各有千秋,哪里不同?
在嵌入式系統(tǒng)中有各種不同種類的內存,它們在系統(tǒng)中發(fā)揮著不可或缺的作用。但是不同種類的內存發(fā)揮的作用也不同。本文主要講述的是DDR4,DDR3,DDR2,DDR1及SDRAM等內存之間的相同點和不同點,及其在嵌入式系統(tǒng)中發(fā)揮的作用。
2015-09-02
-
PCB專家專場——DDX系列之derating
時序一直都是相對復雜的,而DDR2和DDR3時序設計時還有個叫derating的東西,暈!什么是derating呢?簡而言之就是對建立保持時間基準值的修正。
2015-07-21
-
大家來找茬——任性的DDR2設計(上)
前面有講到設計人員因為沒有留意到DDR3主控沒有讀寫平衡功能,就按照常規(guī)的布線要求來走線,導致數據和時鐘信號長度差異較大,最終使得DDR3系統(tǒng)運行不到額定頻率??磥頉]有讀寫平衡的DDR3,直接按照DDR2的設計規(guī)則來做還是比較靠譜的,那么DDR2的設計到底有哪些規(guī)則呢?我想大家肯定會比較感興趣吧。
2015-07-03
-
高速先生:案例分享之DDR3不能運行到額定頻率
高速先生前面零零散散的寫了一些DDR3系列的文章,雖然有小部分的案例說到了問題點,但那只是為了引出主題而寫,而且只是點到為止,既然是案例,就要把問題的來龍去脈描述清楚,這個案例的問題是這樣的:
2015-07-02
-
專家分享:DDR3多端口讀寫存儲系統(tǒng)用FPGA如何設計?
由于FPGA具有強大邏輯資源、豐富IP核等優(yōu)點,基于FPGA的嵌入式系統(tǒng)架構是機載視頻圖形顯示系統(tǒng)理想的架構選擇。本文以Kintex-7系列XC7K410T FPGA芯片和兩片MT41J128M16 DDR3 SDRAM芯片為硬件平臺,設計并實現(xiàn)了基于FPGA的視頻圖形顯示系統(tǒng)的DDR3多端口存儲管理。
2015-03-16
-
DDR3系列之容性負載補償,你聽都沒聽過?
容性負載?是負載呈容性,還是帶容性的負載?呵呵,這不一個意思嘛,中國的語言,難怪老外覺得很難搞懂,自己人都被繞暈了。負載怎么會呈容性呢?在多負載的情況下負載怎么會呈容性呢?
2015-02-17
-
就是這么任性的DDR3設計,看專家怎么降服?
DDR3主控為國外知名公司的芯片,按說該芯片的常規(guī)設計對于我們的設計人員來說應該沒有太大的問題,但是,這個設計的硬件工程師出于后期調試和EMI的考慮在所有的數據信號線上加了串阻,這就使得原本就很緊張的布線空間捉襟見肘了,為此我們的設計人員叫苦不迭,這么緊張的空間怎么去繞等長呢?
2015-01-15
-
最新BGA內插器結合速度最快的邏輯分析儀進行DDR4探測
安捷倫日前宣布推出兩款內插器解決方案,可結合邏輯分析儀用于測試 DDR4 和 DDR3 DRAM 設計。這兩款內插器解決方案均能快速且精確地捕獲地址、命令和數據信號,以進行設計調試和驗證測量。
2014-05-19
- X-CUBE-STL:支持更多STM32, 揭開功能安全的神秘面紗
- 大聯(lián)大世平集團的駕駛員監(jiān)控系統(tǒng)(DMS)方案榮獲第六屆“金輯獎之最佳技術實踐應用”獎
- 貿澤推出針對基礎設施和智慧城市的工程技術資源中心
- 大普技術自主可控、高精度、小型化TCXO——對講機應用
- Melexis創(chuàng)新推出集成喚醒功能的汽車制動踏板位置傳感器芯片方案
- Vishay推出的新款高能浪涌限流PTC熱敏電阻,可提高有源充放電電路性能
- 美芯晟推出支持ALS和Flicker的小尺寸閃爍光傳感器芯片
- 車用開關電源的開關頻率定多高才不影響EMC?
- 貿澤推出針對基礎設施和智慧城市的工程技術資源中心
- “扒開”超級電容的“外衣”,看看超級電容“超級”在哪兒
- DigiKey 誠邀各位參會者蒞臨SPS 2024?展會參觀交流,體驗最新自動化產品
- 提前圍觀第104屆中國電子展高端元器件展區(qū)
- 車規(guī)與基于V2X的車輛協(xié)同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰(zhàn)
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創(chuàng)新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall