你的位置:首頁 > 測試測量 > 正文

Synopsys設(shè)計平臺獲得TSMC工藝認證,支持高性能7nm+工藝技術(shù)

發(fā)布時間:2018-05-11 責任編輯:lina

【導讀】Synopsys近日宣布,Synopsys 設(shè)計平臺獲得TSMC最新工藝認證,符合TSMC最新版設(shè)計規(guī)則手冊(DRM)規(guī)定的7-nm FinFET Plus先進工藝技術(shù)的相關(guān)規(guī)范。目前,基于Synopsys 設(shè)計平臺完成的數(shù)款測試芯片已成功流片,多位客戶也正在基于該平臺進行產(chǎn)品設(shè)計研發(fā)。Synopsys設(shè)計平臺在獲得TSMC的此項認證后,將可以更加廣泛地用于基于此工藝技術(shù)的芯片設(shè)計,包括高性能、高密度計算和低功耗移動應(yīng)用。


 
該認證意味著TSMC極紫外光刻(EUV)工藝取得顯著進步。與非EUV工藝節(jié)點相比,前者的晶片面積顯著減少,但仍保持卓越的性能。
 
以Design Compiler® Graphical綜合工具和IC Compiler™II布局布線工具為核心Synopsys設(shè)計平臺性能顯著增強,可充分利用TSMC的7-nm FinFET Plus工藝實現(xiàn)高性能設(shè)計。Design Compiler Graphical可以通過自動插入過孔支柱(via-pillar)結(jié)構(gòu),提高性能以及防止信號電遷移(EM)違規(guī),并且可將信息傳遞給IC Compiler II進行進一步優(yōu)化。它還會在邏輯綜合時自動應(yīng)用非默認規(guī)則(NDR),并感知繞線層以優(yōu)化設(shè)計、提高性能。這些優(yōu)化(包括IC Compiler II總線布線),將會在整個布局布線流程中繼續(xù)進行,以滿足高速網(wǎng)絡(luò)嚴格的延遲匹配要求。
 
PrimeTime®時序分析工具全面支持先進的波形傳播(AWP)技術(shù)和參數(shù)化片上偏差(POCV)技術(shù),并已經(jīng)進行充分優(yōu)化,可解決更高性能和更低電壓場景中波形失真和非高斯分布偏差造成的影響。此外,PrimeTime感知物理信息的Sign-off擴展了對過孔支柱的支持。
 
Synopsys強化了設(shè)計平臺功能,可以執(zhí)行物理實現(xiàn)、寄生參數(shù)提取、物理驗證和時序分析,以支持TSMC的WoW技術(shù)。其中基于IC Compiler II的物理實現(xiàn)流程,全面支持晶圓堆疊設(shè)計,包括最初的裸晶布局規(guī)劃準備到凸塊(bumps)布局分配,以及執(zhí)行芯片布線。物理驗證由Synopsys 的IC Validator工具執(zhí)行DRC/LVS檢查,由StarRC™工具執(zhí)行寄生參數(shù)提取。
 
TSMC設(shè)計基礎(chǔ)架構(gòu)營銷事業(yè)部資深處長Suk Lee表示:“與Synopsys的持續(xù)合作以及TSMC 7-nm FinFET Plus工藝技術(shù)的早期客戶合作,使我們可以提供差異化的平臺解決方案,幫助我們的共同客戶更快地將開創(chuàng)性新產(chǎn)品推向市場。Synopsys設(shè)計平臺成功通過認證,讓我們共同客戶的設(shè)計方案首次實現(xiàn)了基于EUV工藝技術(shù)的批量生產(chǎn)。”
 
Synopsys設(shè)計事業(yè)群營銷和業(yè)務(wù)開發(fā)副總裁 Michael Jackson說:“我們與TSMC就7-nm FinFET Plus量產(chǎn)工藝進行合作,使客戶公司可以放心地開始運用高度差異化的Synopsys 設(shè)計平臺,設(shè)計日益龐大的SoC和多裸晶堆疊芯片。TSMC 7-nm FinFET Plus工藝認證,讓我們的客戶可以享受到先進的EUV工藝所帶來的功率和性能上的顯著提升,以及面積更大程度的節(jié)省,同時加快了其差異化產(chǎn)品的上市時間。”



推薦閱讀:
科華恒盛參與編撰的《數(shù)據(jù)中心不間斷供電技術(shù)白皮書》現(xiàn)已發(fā)布
深度解析熱敏電阻的熱管理
用數(shù)字示波器分析諸如電氣噪聲等隨機信號
Littelfuse榮獲CEM“最具競爭力汽車電子產(chǎn)品”編輯選擇獎 
 
 
要采購工具么,點這里了解一下價格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉