你的位置:首頁(yè) > 測(cè)試測(cè)量 > 正文
你很想知道的:嵌入式工程師面臨的挑戰(zhàn)
發(fā)布時(shí)間:2014-11-20 責(zé)任編輯:sherryyu
【導(dǎo)讀】對(duì)嵌入式設(shè)計(jì)工程師來說什么是他們面對(duì)的挑戰(zhàn)呢?本文通過問卷調(diào)查,對(duì)軟件開發(fā)人員及嵌入式工程師來了一個(gè)詢問,總結(jié)出了以下四個(gè)挑戰(zhàn)。
通過一系列的問卷調(diào)查可知:實(shí)際上對(duì)軟件開發(fā)人員,或者嵌入式工程師來講的話,他所面臨的挑戰(zhàn)主要就是以下幾種:
第一大挑戰(zhàn):
就是我怎么樣去提高我的系統(tǒng)性能。因?yàn)橐郧胺至⑵骷脑挘钠款i除了在于CPU的處理性能,還在于器件與器件之間的一個(gè)接口的性能。比如說我怎樣把我處理的數(shù)據(jù),無損的或者無丟失的傳到FPGA這一側(cè)。通過FPGA和外設(shè)傳到對(duì)端系統(tǒng)上面去,這也是屬于系統(tǒng)性的一個(gè)考慮,就是說CPU的性能和接口性能。
第二大挑戰(zhàn):
分立器件在整個(gè)單板上面它的器件量是很大的,在功耗上面也是一個(gè)很大的挑戰(zhàn),現(xiàn)在大家都在說節(jié)能,針對(duì)以前傳統(tǒng)的FPGA,Altera Cyclone V是28納米,比以前它40納米的器件本身在功耗上就已經(jīng)降低了40%
同時(shí)Cyclone V里面是一個(gè)雙核的ARM9,它在運(yùn)行800兆的時(shí)候功耗是低于2瓦。
第三種挑戰(zhàn):
減小電路板面積已不是一個(gè)新的話題了。當(dāng)你做了一個(gè)系統(tǒng)提升以后,你本身的電路板的面積是可以減小的。
第四種挑戰(zhàn):
所以說對(duì)嵌入式設(shè)計(jì)工程師或者說一個(gè)項(xiàng)目經(jīng)理的話,提高系統(tǒng)性能、降低系統(tǒng)功耗、減小電路板面積、降低系統(tǒng)成本他們所面臨的四大需求或挑戰(zhàn)!就是整個(gè)以上的一個(gè)特性就可以保證你整個(gè)系統(tǒng)的成本的一個(gè)降低。
特別推薦
- 協(xié)同創(chuàng)新,助汽車行業(yè)邁向電氣化、自動(dòng)化和互聯(lián)化的未來
- 功率器件熱設(shè)計(jì)基礎(chǔ)(八)——利用瞬態(tài)熱阻計(jì)算二極管浪涌電流
- 用于模擬傳感器的回路供電(兩線)發(fā)射器
- 應(yīng)用于體外除顫器中的電容器
- 將“微型FPGA”集成到8位MCU,是種什么樣的體驗(yàn)?
- 能源、清潔科技和可持續(xù)發(fā)展的未來
- 博瑞集信推出高增益、內(nèi)匹配、單電源供電 | S、C波段驅(qū)動(dòng)放大器系列
技術(shù)文章更多>>
- 低功耗嵌入式設(shè)計(jì)簡(jiǎn)介
- NeuroBlade在亞馬遜EC2 F2 實(shí)例上加速下一代數(shù)據(jù)分析
- 2025存儲(chǔ)前瞻:用存儲(chǔ)加速AI,高性能SSD普適化
- 模擬信號(hào)鏈的設(shè)計(jì)注意事項(xiàng)
- 熱烈祝賀 Andrew MENG 晉升為 ASEAN(東盟)市場(chǎng)經(jīng)理!
技術(shù)白皮書下載更多>>
- 車規(guī)與基于V2X的車輛協(xié)同主動(dòng)避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車安全隔離的新挑戰(zhàn)
- 汽車模塊拋負(fù)載的解決方案
- 車用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索