【導(dǎo)讀】家用電器、電子產(chǎn)品都離不開電子系統(tǒng)開發(fā),而電子系統(tǒng)的開發(fā)核心又離不開PCB 設(shè)計,因此PCB的設(shè)計會直接影響產(chǎn)品的研發(fā)周期,也為電路設(shè)計工程師帶來了相應(yīng)挑戰(zhàn)。
隨著《國家集成電路產(chǎn)業(yè)發(fā)展推進(jìn)綱要》的正式發(fā)布和千億投資基金的設(shè)立,芯片國產(chǎn)化加速,國產(chǎn)IC企業(yè)也迎來難得的發(fā)展機(jī)遇。國家政策紅利雖然可以營造良好的發(fā)展環(huán)境,但是對企業(yè)的創(chuàng)造力同樣提出了更高的要求。再加上電子行業(yè)變化快速、科學(xué)技術(shù)日新月異,產(chǎn)品的生命周期在不斷縮短,縮短研發(fā)周期就顯得尤為重要。眾所周知,家用電器、電子產(chǎn)品都離不開電子系統(tǒng)開發(fā),而電子系統(tǒng)的開發(fā)核心又離不開PCB 設(shè)計,因此PCB的設(shè)計會直接影響產(chǎn)品的研發(fā)周期,也為電路設(shè)計工程師帶來了相應(yīng)挑戰(zhàn)。
一、提高效率 節(jié)約成本
再好的硬件設(shè)計工程師也不可能一次設(shè)計定型一種產(chǎn)品,必須經(jīng)過多次試驗,才可能開發(fā)出市場認(rèn)可的產(chǎn)品。這樣的反復(fù)論證修改必然會造成人力、物力和時間的浪費(fèi)。另外,如果樣品電路板制作周期太長,項目進(jìn)度也無法控制,甚至?xí)绊懮a(chǎn)進(jìn)度。因此樣品電路板制作的快慢就成了決定研發(fā)進(jìn)程的關(guān)鍵環(huán)節(jié)之一,如何控制成本、提高效率成為電子設(shè)計工程師面臨的首要難題。
二、創(chuàng)新方法 改革技術(shù)
隨著半導(dǎo)體及其封裝技術(shù)飛速發(fā)展,電子元件的封裝越來越小型化,IC 引腳密度越來越高;而電子通訊頻率的提高,同樣對PCB線路精度的要求越來越高;集成度和精密度的提高,必然會導(dǎo)致設(shè)計師的設(shè)計難度越來越大。這樣一來,傳統(tǒng)電路板設(shè)計方法和制造工具就不能滿足電路設(shè)計師的設(shè)計需求。除了總結(jié)經(jīng)驗、創(chuàng)新方法、提高水平,新的加工技術(shù)和工具也是設(shè)計師的迫切需求。
三、專注細(xì)節(jié) 注重環(huán)保
電路的研發(fā)和設(shè)計,不僅僅要注重經(jīng)濟(jì)高效,消費(fèi)者低碳環(huán)保意識的提高要求電子產(chǎn)品從研發(fā)到生產(chǎn)必須安全可控、環(huán)保、可持續(xù)。傳統(tǒng)化學(xué)鍍銅工藝不僅效率低下、工藝穩(wěn)定性差,而且十分不環(huán)保,同時傳統(tǒng)的設(shè)計方法中,粉塵的產(chǎn)生也是不可避免的。這就要求電路設(shè)計師在研發(fā)的過程中,盡量采用目前在歐美、日本PCB行業(yè)大量使用的最先進(jìn)的直接電鍍工藝,營造一個沒有粉塵的良好環(huán)境,保證產(chǎn)品安全環(huán)保。
機(jī)遇總是和挑戰(zhàn)并存,不要輸在起跑線上,這就要求企業(yè)必須從產(chǎn)品的研發(fā)和樣品制作抓起,而高效、經(jīng)濟(jì)、創(chuàng)新和環(huán)保是對電路設(shè)計師的要求。
據(jù)悉,德國LPKF電路板快速制作系統(tǒng)在線語音研討會將于10月16日舉辦,屆時專家將會提供快速制作電路板的解決方案、分享LDS技術(shù)在汽車、消費(fèi)品和醫(yī)療領(lǐng)域的應(yīng)用案例。免費(fèi)報名請點(diǎn)擊: